以下针对嵌入式系统高速PCB布线描述原则,不正确的是( )。(2012年嵌入式系统设计师下半年)

以下针对嵌入式系统高速PCB布线描述原则,不正确的是(    )。(2012年嵌入式系设计师下半年)
A.合理选择层数
B.增大高频电路器件管脚间的引线
C.注意信号线近距离平行走线时所引入的交叉干扰
D.减少高频电路器件管脚间引线的弯折




参考答案:B
参考解析:本题考查高速PCB设计基本原则。
    在进行嵌入式系统的高速PCB设计中,需要注意减少串扰,减少EMI以及其他一些PCB布线规则。
    减少串扰的措施主要包括:增加平行线之间的间隔,不要走长的平行线;线间距不小于线宽;如果空间允许,在两条平行线之间加一条地线;微带线中导线尽量与地平面接近(小于10mil);在地平面的边沿尽量不要走线;争取做到负载匹配,通过减小反射的方法来减小串扰;关键信号线布在中间层(上下都是地平面);中间层线与线的间隔要大于表层;差分线一定要平行等长;走线要充分考虑回流路径,不要“跨越”地平面。
    减少EMI的措施主要有:在top和bottom的覆铜区域上每隔1/20波长的距离打孔接地;减小传输线分布电感,增加分布电容;当信号换层时,如果参考平面是GND1和GND2,那么在信号过孔的旁边多打一些GND1-GND2过孔;如果参考平面是电源层和地层,那么在信号过孔的旁边加一些电容;器件的布局:按照器件的功能和类型、按照电源的类型、按照共地和转换点;一定要让电源层和地层尽量的接近。
    PCB布线规则包括:高频信号靠近地平面;将时钟信号走在中间层;信号走线尽量不换层;如果一定要换层要保证其回路的参考平面一致;如果不一致,需要加过孔(地对地)或电容(电源对地);走线长度(英寸)数值上大于信号的上升时间(纳秒),就应该考虑加串联电阻了;减小走线的不连续性。例如线宽不要突变,拐角不要小于90度,不要形成环;重要信号周围加上保护地线;对于跨地信号,想办法保证回流面积。在进行层数设计时,需要合理选择。注意信号线近距离平行走线时所引入的交叉干扰,同时还需要减少高频电路器件管脚间引线的弯折,减少高频电路器件管脚间的引线。

* 注意事项

本文仅代表作者观点,不代表本站立场。
本文系作者授权发表,转载需标明出处。
软考题网站(https://www.ruankaoti.com/)提供的相关试题资料仅供个人复习参考使用
如果您有更好的解答,欢迎留言评论。

本文链接:https://www.ruankaoti.com/post/3869.html

评论

阅读更多

微信扫码,加入打卡学习群,分享学习资料

最近发表